触发器 触发器是可以存储一位二进制信息的双稳态电路,是构成时序逻辑电路的基本存储单元。
为什么JK触发器解决了RS触发器的约束问题?
提示: 从JK两输入端同时为1时的功能分析。
RS触发器两输入同为1时不定,JK此时翻转输出克服该问题。
误区: 基本RS触发器可用于高速同步系统。
事实: 存在不定态和直接输入端受干扰不同步。
问: 锁存器和触发器有何区别?
答: 锁存器是电平触发型,触发器是边沿触发型。- ❌ 误区:基本RS触发器可用于高速同步系统。 ✅ 事实:存在不定态和直接输入端受干扰不同步。
前置依赖: 门电路、组合逻辑电路
后续延伸: 时序逻辑电路、脉冲产生与整形
置位和复位信号分别控制输出置1或置0。
输出Q跟随D输入但在时钟边沿才更新。
仅当时钟上升沿或下降沿时才接收输入数据。