时序逻辑电路 时序逻辑电路是输出不仅取决于当前输入还与电路历史状态相关的数字电路,具备存储功能。
为什么同步时序比异步时序更常用?
提示: 从时序可靠性和设计复杂度对比分析。
同步时序统一时钟控制时序精确,异步时序有竞争和冒险问题。
误区: 时序电路输出只取决于输入。
事实: 还与当前电路状态有关。
问: 摩尔型和米勒型状态机有何区别?
答: 摩尔型输出只取决于当前状态,米勒型输出还取决于输入。- ❌ 误区:时序电路输出只取决于输入。 ✅ 事实:还与当前电路状态有关。
前置依赖: 触发器、组合逻辑电路
后续延伸: 脉冲产生与整形、数模与模数转换
累计时钟脉冲个数,按计数方式分加法和减法。
暂存多位二进制数据,移位寄存器可串并转换。
任何时序逻辑均可抽象为状态图。